wie viel für Sound (ADC) Lesung in 24kHz?
Frage
, wie viel „Toneingänge“ hoch fidelify (128K 44kH) ohne Verwendung von externem ADC-Wandler (nur spannungs symmetrischen Eingang optisch von Audio-Buchse genommen) über gewöhnliche FPGA (Xilinx Spartan 3, was so überhaupt) hergestellt werden ?
Hier eine reine Sinuswelle als Ausgabeform FPGA mit VHDL-Code generieren, wird darauf hingewiesen, dass FPGA selbst einen solchen Job nicht ausführen kann.
Allerdings gibt es noch 4 Eingänge / 4 Ausgänge dieser Resolution in dem vorgeschlagenen Testprojekt, und ...
Was ist eine Möglichkeit / Menge von Gattern erforderlich Pre-DAC / pre-ADC-Ausgabe zu implementieren?
Lösung
Nein, können Sie nicht analoge Signale nehmen. Alle Xilinx FPGAs sind grundsätzlich digital. Sie müssen den ADC.