Pregunta

¿Cuál es una latencia de interrupción típica para WinCE 6.0 en un objetivo ARM?

(Solo buscando un valor aproximado para la estimación del rendimiento)

¿Fue útil?

Solución

Depende de la velocidad del procesador. De un solo dígito a 10 bajos de microsegundos para el ISR en la mayoría de los casos. Consulte este artículo para obtener un poco más de profundidad. Cubre hasta 4.2. 5.0 se comporta de manera casi idéntica a 4.2. No he probado específicamente 6.0 en el mismo escenario, pero dado que los controladores de kernel ahora no requieren una potencia, es probable que el ISR sea el mismo y que el IST sea significativamente más rápido. Es probable que un controlador en modo de usuario coincida con los resultados anteriores de 4.2 / 5.0.

Licenciado bajo: CC-BY-SA con atribución
No afiliado a StackOverflow
scroll top